返回
基于FPGA的等精度数字频率计的设计与实现

基于FPGA的等精度数字频率计的设计与实现

时间:2008-8-28 10:00:39  [下载该文章]  [会员注册]
如需该毕业设计完整论文源码可执行文件全套请联系287009467摘要:基于fpga的等精度数字频率计具有精度高,体积小等优点。本文设计了一个基于fpga的8位十进制等精度数字频率计,实现0000000199999999hz计频功能。系统由四个模块组成:计数信号控制器、有时钟使能的十进制计数器、32位锁存器、7段显示译码器。作者运用eda技术,采用自顶向下的设计思想,在quartusii上使用vhdl语言编写功能模块和顶层实体模块,并进行软件功能仿真,最后将其下载到eda实验箱进行硬件测试,测试结果证明了本系统的正确性。关键词:数字频率计;直接测频;等精度测频;电子设计自动化;vhdl;abstract:theequalprecisiondigitalcymometerbasedonfpgahastheadvantageofhigherprecision,smallersizeandsoon...
请先登录

>

相关推荐